Campus del Baix Llobregat
 
Projectes oferts

Projectes matriculats

Tribunals i dates de lectura

Projectes llegits
(2012-2)

DG ENG AERO/SIS TEL

DG ENG AERO/TELEMÀT

DG ENG SISTE/TELEMÀT

ENG TELEC 2NCICLE 01

ET AERO/ETT SIST 05

ET AERONÀUTICA 03

ETT SIST/ ET AERO 05

ETT SIST TELEC 00

ETT SIST TELEC 91

ETT TELEMÀTICA 00

GR ENG AERONAVEGACIÓ

GR ENG AEROPORTS

GR ENG SIS TELECOMUN

GR ENG SIST AEROESP

GR ENG TELEMÀTICA

MU AEROSPACE S&T 09

MU DRONS

MU MASTEAM 2009

MU MASTEAM 2015

Cerca projectes

Calendari TFG de dipòsit i lectura

Documentació

Web UPC


 

Projecte llegit

Títol: FPGA Implementation of Quadratic Minimization Algorithms for Digital Predistortion Linearization

Estudiants que han llegit aquest projecte:

Director: GILABERT PINAL, Pere Lluís

Departament: TSC

Títol: FPGA Implementation of Quadratic Minimization Algorithms for Digital Predistortion Linearization

Data inici oferta: 18-03-2013     Data finalització oferta: 18-11-2013


Estudis d'assignació del projecte:
    GR ENG SIS TELECOMUN
Tipus: Individual
 
Lloc de realització: EETAC
 
Segon director (UPC): MONTORO LÓPEZ, Gabriel
 
Paraules clau:
Digital Predistortion, Least Squares, Least Mean Squares, FPGA
 
Descripció del contingut i pla d'activitats:
El treball consisteix en desenvolupar un algoritme de minimització quadràtic (p.e. Least Squares, Recursive Least Squares) en un Microblaze/Picoblaze que posteriorment ser inserit en un entorn de programació VHDL-System Generator.
 
Overview (resum en anglès):
The PA is one of the most important subsystems of the RF transmitter and it is responsible of the main part of the overall transmitter's power consumption.

In order to increase the efficiency of the PA, this project proposes designing in a FPGA adaptive filtering techniques to update the coefficient of digital predistortion linearizers. More precisely, the least squares (LS) algorithm is design to be implemented in soft-core processor as the Xilinx MicroBlaze, while the least mean squares (LMS) algorithm is design for real-time operation in the FPGA.

The experimental results obtained show a promising performance of the multi look-up table (M-LUT) based digital predistorter (DPD). Good linearity levels are reported. However, an exhaustive study on the required arithmetic resolution has yet to be carried out in order to mitigate the quantization noise and lead to a higher performance of the DPD using these kind of quadratic minimization algorithms.


Data de generació 26/01/2021